Pengolah

Digital Barat mengumumkan prosesor risc swerv

Daftar Isi:

Anonim

Western Digital telah bekerja dengan Arsitektur Set Instruksi Terbuka (ISA) RISC-V, di mana siapa pun dapat menghasilkan desain prosesor tanpa membayar apa pun dalam royalti atau biaya lisensi. Akhirnya diumumkan prosesor SweRV RISC-V dengan lisensi Open Source.

Prosesor SweRV RISC-V baru dengan lisensi Open Source

Pada 2017, perusahaan berjanji untuk beralih ke RISC-V dalam produk pemrosesan penyimpanannya, dengan tujuan untuk mengirim satu miliar core dalam dua tahun ke depan. Nvidia juga telah mulai bergerak dari core berpemilik ke RISC-V untuk mendorong input / output pada produk grafisnya, Rambus menggunakan RISC-V untuk bagian keamanan, dan bahkan telah menemukan jalannya ke pengontrol penyimpanan SSD.

Kami merekomendasikan membaca artikel kami pada Windows 10 ARM akan dapat menjalankan aplikasi 64-bit secara asli

Inti dari SweRV itu sendiri adalah implementasi superscalar dua arah dari varian 32-bit dari ISA RISC-V, yang menampilkan saluran pipa sembilan-tahap yang mampu memuat banyak instruksi, untuk eksekusi simultan secara berurutan. Saat ini digunakan pada proses node 28nm CMOS, kernel berjalan hingga 1, 8GHz dan mencapai throughput diperkirakan 4, 9 CoreMarks per megahertz.

Western Digital telah mengkonfirmasi bahwa mereka berencana untuk tidak hanya menggunakan SweRV dalam produknya sendiri tetapi juga meluncurkannya di bawah lisensi sumber terbuka. Ini telah dilakukan dengan dua teknologi pendukung: SweRV Instruction Set Simulator (ISS), di mana para pemangku kepentingan dapat menguji kernel; dan OmniXtend, yang mengimplementasikan memori cache yang konsisten di atas fabric Ethernet, memfokuskan pada segalanya mulai dari CPU hingga GPU dan coprocessor pembelajaran mesin.

SweRV akan diluncurkan pada kuartal pertama 2019, Western Digital dikonfirmasi. Apa pendapat Anda tentang pengumuman prosesor SweRV RISC-V dengan lisensi Open Source ini?

Fon Techpowerup

Pengolah

Pilihan Editor

Back to top button